et la validation des IP FPGA (VHDL/Verilog) pour les traitements graphiques avancés (rendu, vidéo, accélération, interface homme.... Maîtrise de VHDL/Verilog et des outils de design FPGA (Vivado/Xilinx, Quartus/Altera...). Bonnes bases sur les architectures...
et la validation des IP FPGA (VHDL/Verilog) pour les traitements graphiques avancés (rendu, vidéo, accélération, interface homme.... Maîtrise de VHDL/Verilog et des outils de design FPGA (Vivado/Xilinx, Quartus/Altera...). Bonnes bases sur les architectures...
et la validation des IP FPGA (VHDL/Verilog) pour les traitements graphiques avancés (rendu, vidéo, accélération, interface homme.... Maîtrise de VHDL/Verilog et des outils de design FPGA (Vivado/Xilinx, Quartus/Altera...). Bonnes bases sur les architectures...
LEAD TECHNIQUE ASIC (F/H)
niveau. -Langage VHDL ou autres langages standard (Verilog, C, C++, Python)....
Expectra ⚡ €60000 per year ⚡ Fri, 03 Apr 2026 07:22:04 GMT